可以通過(guò)AllegroSigritySI仿真軟件來(lái)仿真CLK信號(hào)。
(1)產(chǎn)品選擇:從產(chǎn)品菜單中選擇AllegroSigritySI產(chǎn)品。
(2)在產(chǎn)品選擇界面選項(xiàng)中選擇AllegroSigritySI(forboard)。
(3)在AllegroSigritySI界面中打開(kāi)DDR_文件。
(4)選擇菜單Setup-*Crosssection..,設(shè)置電路板層疊參數(shù)。
將DDRController和Memory器件的IBIS模型和文件放在當(dāng)前DDR_文件的同一目錄下,這樣,工具會(huì)自動(dòng)?xùn)苏业侥夸浵碌钠骷P汀?DDR3一致性測(cè)試是否適用于非服務(wù)器計(jì)算機(jī)?甘肅DDR3測(cè)試熱線
單擊View Topology按鈕進(jìn)入SigXplorer拓?fù)渚庉嫮h(huán)境,可以按前面161節(jié)反射 中的實(shí)驗(yàn)所學(xué)習(xí)的操作去編輯拓?fù)溥M(jìn)行分析。也可以單擊Waveforms..按鈕去直接進(jìn)行反射和 串?dāng)_的布線后仿真。
在提取出來(lái)的拓?fù)渲?,設(shè)置Controller的輸出激勵(lì)為Pulse,然后在菜單Analyze- Preferences..界面中設(shè)置Pulse頻率等參數(shù),
單擊OK按鈕退出參數(shù)設(shè)置窗口,單擊工具欄中的Signal Simulate進(jìn)行仿真分析,
在波形顯示界面里,只打開(kāi)器件U104 (近端顆粒)管腳上的差分波形進(jìn)行查看, 可以看到,差分時(shí)鐘波形邊沿正常,有一些反射。
原始設(shè)計(jì)沒(méi)有接終端的電阻端接。在電路拓?fù)渲袑⒔K端匹配的上拉電阻電容等電路 刪除,再次仿真,只打開(kāi)器件U104 (近端顆粒)管腳上的差分波形進(jìn)行查看,可以看到, 時(shí)鐘信號(hào)完全不能工作。 DDR測(cè)試DDR3測(cè)試參考價(jià)格如何進(jìn)行DDR3內(nèi)存模塊的熱插拔一致性測(cè)試?
在接下來(lái)的Setup NG Wizard窗口中選擇要參與仿真的信號(hào)網(wǎng)絡(luò),為這些信號(hào)網(wǎng)絡(luò)分組并定義單個(gè)或者多個(gè)網(wǎng)絡(luò)組。選擇網(wǎng)絡(luò)DDR1_DMO.3、DDR1_DQO.31、DDR1_DQSO.3、 DDRl_NDQS0-3,并用鼠標(biāo)右鍵單擊Assign interface菜單項(xiàng),定義接口名稱為Data,
設(shè)置完成后,岀現(xiàn)Setup NG wizard: NG pre-view page窗口,顯示網(wǎng)絡(luò)組的信息,如圖 1-137所示。單擊Finish按鈕,網(wǎng)絡(luò)組設(shè)置完成。
單擊設(shè)置走線檢查參數(shù)(Setup Trace Check Parameters),在彈出的窗口中做以下設(shè) 置:勾選阻抗和耦合系數(shù)檢查兩個(gè)選項(xiàng);設(shè)置走線耦合百分比為1%,上升時(shí)間為lOOps;選 擇對(duì)網(wǎng)絡(luò)組做走線檢查(Check by NetGroup);設(shè)置交互高亮顯示顏色為白色。
高速DDRx總線系統(tǒng)設(shè)計(jì)
首先簡(jiǎn)要介紹DDRx的發(fā)展歷程,通過(guò)幾代DDR的性能及信號(hào)完整性相關(guān)參數(shù)的 對(duì)比,使我們對(duì)DDRx總線有了比較所有的認(rèn)識(shí)。隨后介紹DDRx接口使用的SSTL電平, 以及新一代DDR4使用的POD電平,這能幫助我們?cè)诮窈蟮脑O(shè)計(jì)中更好地理解端接匹配、拓 撲等相關(guān)問(wèn)題。接下來(lái)回顧一下源同步時(shí)鐘系統(tǒng),并推導(dǎo)源同步時(shí)鐘系統(tǒng)的時(shí)序計(jì)算方法。 結(jié)果使用Cadence的系統(tǒng)仿真工具SystemSI,通過(guò)實(shí)例進(jìn)行DDRx的信號(hào)完整性仿真和時(shí)序 分析。 在DDR3一致性測(cè)試期間能否繼續(xù)進(jìn)行其他任務(wù)?
每個(gè) DDR 芯片獨(dú)享 DQS,DM 信號(hào);四片 DDR 芯片共享 RAS#,CAS#,CS#,WE#控制信號(hào)?!DR 工作頻率為 133MHz?!DR 控制器選用 Xilinx 公司的 FPGA,型號(hào)為 XC2VP30_6FF1152C。得到這個(gè)設(shè)計(jì)需求之后,我們首先要進(jìn)行器件選型,然后根據(jù)所選的器件,準(zhǔn)備相關(guān)的設(shè)計(jì)資料。一般來(lái)講,對(duì)于經(jīng)過(guò)選型的器件,為了使用這個(gè)器件進(jìn)行相關(guān)設(shè)計(jì),需要有如下資料。
· 器件數(shù)據(jù)手冊(cè) Datasheet:這個(gè)是必須要有的。如果沒(méi)有器件手冊(cè),是沒(méi)有辦法進(jìn)行設(shè)計(jì)的(一般經(jīng)過(guò)選型的器件,設(shè)計(jì)工程師一定會(huì)有數(shù)據(jù)手冊(cè))。 是否可以使用可編程讀寫狀態(tài)寄存器(SPD)來(lái)執(zhí)行DDR3一致性測(cè)試?通信DDR3測(cè)試銷售電話
DDR3一致性測(cè)試是否需要經(jīng)常進(jìn)行?甘肅DDR3測(cè)試熱線
瀏覽選擇控制器的IBIS模型,切換到Bus Definition選項(xiàng)卡,單擊Add按鈕添加一 組新的Buso選中新加的一行Bus使其高亮,將鼠標(biāo)移動(dòng)到Signal Names下方高亮處,單擊 出現(xiàn)的字母E,打開(kāi)Signal列表。勾選組數(shù)據(jù)和DM信號(hào),單擊0K按鈕確認(rèn)。
同樣,在Timing Ref下方高亮處,單擊出現(xiàn)的字母E打開(kāi)TimingRef列表。在這個(gè)列表 窗口左側(cè),用鼠標(biāo)左鍵點(diǎn)選DQS差分線的正端,用鼠標(biāo)右鍵點(diǎn)選負(fù)端,單擊中間的“>>”按 鈕將選中信號(hào)加入TimingRefs,單擊OK按鈕確認(rèn)。
很多其他工具都忽略選通Strobe信號(hào)和時(shí)鐘Clock信號(hào)之間的時(shí)序分析功能,而SystemSI可以分析包括Strobe和Clock在內(nèi)的完整的各類信號(hào)間的時(shí)序關(guān)系。如果要仿真分析選通信號(hào)Strobe和時(shí)鐘信號(hào)Clock之間的時(shí)序關(guān)系,則可以設(shè)置與Strobe對(duì)應(yīng)的時(shí)鐘信號(hào)。在Clock 下方的高亮處,單擊出現(xiàn)的字母E打開(kāi)Clock列表。跟選擇與Strobe -樣的操作即可選定時(shí) 鐘信號(hào)。 甘肅DDR3測(cè)試熱線
深圳市力恩科技有限公司是一家一般經(jīng)營(yíng)項(xiàng)目是:儀器儀表的研發(fā)、租賃、銷售、上門維修;物聯(lián)網(wǎng)產(chǎn)品的研發(fā)及銷售;無(wú)源射頻產(chǎn)品的研發(fā)及銷售;電子產(chǎn)品及電子元器件的銷售;儀器儀表、物聯(lián)網(wǎng)、無(wú)源射頻產(chǎn)品的相關(guān)技術(shù)咨詢;軟件的研發(fā)以及銷售,軟件技術(shù)咨詢服務(wù)等。的公司,致力于發(fā)展為創(chuàng)新務(wù)實(shí)、誠(chéng)實(shí)可信的企業(yè)。力恩科技深耕行業(yè)多年,始終以客戶的需求為向?qū)В瑸榭蛻籼峁└哔|(zhì)量的實(shí)驗(yàn)室配套,誤碼儀/示波器,矢量網(wǎng)絡(luò)分析儀,協(xié)議分析儀。力恩科技不斷開(kāi)拓創(chuàng)新,追求出色,以技術(shù)為先導(dǎo),以產(chǎn)品為平臺(tái),以應(yīng)用為重點(diǎn),以服務(wù)為保證,不斷為客戶創(chuàng)造更高價(jià)值,提供更優(yōu)服務(wù)。力恩科技始終關(guān)注儀器儀表行業(yè)。滿足市場(chǎng)需求,提高產(chǎn)品價(jià)值,是我們前行的力量。