有其特殊含義的,也是DDR體系結(jié)構(gòu)的具體體現(xiàn)。而遺憾的是,在筆者接觸過(guò)的很多高速電路設(shè)計(jì)人員中,很多人還不能夠說(shuō)清楚這兩個(gè)圖的含義。在數(shù)據(jù)寫(xiě)入(Write)時(shí)序圖中,所有信號(hào)都是DDR控制器輸出的,而DQS和DQ信號(hào)相差90°相位,因此DDR芯片才能夠在DQS信號(hào)的控制下,對(duì)DQ和DM信號(hào)進(jìn)行雙沿采樣:而在數(shù)據(jù)讀出(Read)時(shí)序圖中,所有信號(hào)是DDR芯片輸出的,并且DQ和DQS信號(hào)是同步的,都是和時(shí)鐘沿對(duì)齊的!這時(shí)候?yàn)榱艘獙?shí)現(xiàn)對(duì)DQ信號(hào)的雙沿采樣,DDR控制器就需要自己去調(diào)整DQS和DQ信號(hào)之間的相位延時(shí)!!!這也就是DDR系統(tǒng)中比較難以實(shí)現(xiàn)的地方。DDR規(guī)范這樣做的原因很簡(jiǎn)單,是要把邏輯設(shè)計(jì)的復(fù)雜性留在控制器一端,從而使得外設(shè)(DDR存儲(chǔ)心片)的設(shè)計(jì)變得簡(jiǎn)單而廉價(jià)。因此,對(duì)于DDR系統(tǒng)設(shè)計(jì)而言,信號(hào)完整性仿真和分析的大部分工作,實(shí)質(zhì)上就是要保證這兩個(gè)時(shí)序圖的正確性。DDR3一致性測(cè)試是否適用于工作站和游戲電腦?PCI-E測(cè)試DDR3測(cè)試高速信號(hào)傳輸
為了改善地址信號(hào)多負(fù)載多層級(jí)樹(shù)形拓?fù)湓斐傻男盘?hào)完整性問(wèn)題,DDR3/4的地址、控制、命令和時(shí)鐘信號(hào)釆用了Fly-by的拓?fù)浣Y(jié)構(gòu)種優(yōu)化了負(fù)載樁線的菊花鏈拓?fù)?。另外,在主板加?nèi)存條的系統(tǒng)設(shè)計(jì)中,DDR2的地址命令和控制信號(hào)一般需要在主板上加匹配電阻,而DDR3則將終端匹配電阻設(shè)計(jì)在內(nèi)存條上,在主板上不需要額外電阻,這樣可以方便主板布線,也可以使匹配電阻更靠近接收端。為了解決使用Fly-by拓?fù)鋵绗F(xiàn)的時(shí)鐘信號(hào)和選通信號(hào)“等長(zhǎng)”問(wèn)題,DDR3/4采用了WriteLeveling技術(shù)進(jìn)行時(shí)序補(bǔ)償,這在一定程度上降低了布線難度,特別是弱化了字節(jié)間的等長(zhǎng)要求。不同于以往DDRx使用的SSTL電平接口,新一代DDR4釆用了POD電平接口,它能夠有效降低單位比特功耗。DDR4內(nèi)存也不再使用SlewRateDerating技術(shù),降低了傳統(tǒng)時(shí)序計(jì)算的復(fù)雜度。PCI-E測(cè)試DDR3測(cè)試高速信號(hào)傳輸DDR3一致性測(cè)試期間是否會(huì)對(duì)數(shù)據(jù)完整性產(chǎn)生影響?
DDR3: DDR3釆用SSTL_15接口,I/O 口工作電壓為1.5V;時(shí)鐘信號(hào)頻率為400? 800MHz;數(shù)據(jù)信號(hào)速率為800?1600Mbps,通過(guò)差分選通信號(hào)雙沿釆樣;地址/命令/控制信 號(hào)在1T模式下速率為400?800Mbps,在2T模式下速率為200?400Mbps;數(shù)據(jù)和選通信號(hào) 仍然使用點(diǎn)對(duì)點(diǎn)或樹(shù)形拓?fù)?,時(shí)鐘/地址/命令/控制信號(hào)則改用Fly-by的拓?fù)洳季€;數(shù)據(jù)和選 通信號(hào)有動(dòng)態(tài)ODT功能;使用Write Leveling功能調(diào)整時(shí)鐘和選通信號(hào)間因不同拓?fù)湟鸬?延時(shí)偏移,以滿足時(shí)序要求。
還可以給這個(gè)Bus設(shè)置一個(gè)容易區(qū)分的名字,例如把這個(gè)Byte改為ByteO,這樣就把 DQ0-DQ7, DM和DQS, DQS與Clock的總線關(guān)系設(shè)置好了。
重復(fù)以上操作,依次創(chuàng)建:DQ8?DQ15、DM1信號(hào);DQS1/NDQS1選通和時(shí)鐘 CK/NCK的第2個(gè)字節(jié)Bytel,包括DQ16?DQ23、DM2信號(hào);DQS2/NDQS2選通和時(shí)鐘 CK/NCK的第3個(gè)字節(jié)Byte2,包括DQ24?DQ31、DM3信號(hào);DQS3/NDQS3選通和時(shí)鐘 CK/NCK的第4個(gè)字節(jié)Byte3。
開(kāi)始創(chuàng)建地址、命令和控制信號(hào),以及時(shí)鐘信號(hào)的時(shí)序關(guān)系。因?yàn)闆](méi)有多個(gè)Rank, 所以本例將把地址命令信號(hào)和控制信號(hào)合并仿真分析。操作和步驟2大同小異,首先新建一 個(gè)Bus,在Signal Names下選中所有的地址、命令和控制信號(hào),在Timing Ref下選中CK/NCK (注意,不要與一列的Clock混淆,Clock列只對(duì)應(yīng)Strobe信號(hào)),在Bus Type下拉框中 選擇AddCmd,在Edge Type下拉框中選擇RiseEdge,將Bus Gro叩的名字改為AddCmdo。 是否可以通過(guò)調(diào)整時(shí)序設(shè)置來(lái)解決一致性問(wèn)題?
如果模型文件放在其他目錄下,則可以選擇菜單Analyze-Model Browser..,在界面里面單擊 Set Search Path按鈕,然后在彈出的界面里添加模型文件所在的目錄。
選擇菜單Analyze —Model Assignment..,在彈出的模型設(shè)置界面中找到U100 (Controller)來(lái)設(shè)置模型。
在模型設(shè)置界面中選中U100后,單擊Find Model...按鈕,在彈出來(lái)的界面中刪除 工具自認(rèn)的模型名BGA1295-40,將其用“*”取代,再單擊空白處或按下Tab鍵,在列岀的 模型文件中選中。
單擊Load按鈕,加載模型。
加載模型后,選擇文件下的Controller器件模型,然后單擊Assign 按鈕,將這個(gè)器件模型賦置給U100器件。 如果DDR3一致性測(cè)試失敗,是否需要更換整組內(nèi)存模塊?智能化多端口矩陣測(cè)試DDR3測(cè)試方案
DDR3一致性測(cè)試期間會(huì)測(cè)試哪些方面?PCI-E測(cè)試DDR3測(cè)試高速信號(hào)傳輸
高速DDRx總線系統(tǒng)設(shè)計(jì)
首先簡(jiǎn)要介紹DDRx的發(fā)展歷程,通過(guò)幾代DDR的性能及信號(hào)完整性相關(guān)參數(shù)的 對(duì)比,使我們對(duì)DDRx總線有了比較所有的認(rèn)識(shí)。隨后介紹DDRx接口使用的SSTL電平, 以及新一代DDR4使用的POD電平,這能幫助我們?cè)诮窈蟮脑O(shè)計(jì)中更好地理解端接匹配、拓 撲等相關(guān)問(wèn)題。接下來(lái)回顧一下源同步時(shí)鐘系統(tǒng),并推導(dǎo)源同步時(shí)鐘系統(tǒng)的時(shí)序計(jì)算方法。 結(jié)果使用Cadence的系統(tǒng)仿真工具SystemSI,通過(guò)實(shí)例進(jìn)行DDRx的信號(hào)完整性仿真和時(shí)序 分析。 PCI-E測(cè)試DDR3測(cè)試高速信號(hào)傳輸