信號完整性測試MIPI測試調(diào)試

來源: 發(fā)布時(shí)間:2024-02-26

MIPI-DS

IMIPI-DSI是一種應(yīng)用于顯示技術(shù)的串行接口,兼容DPI(顯示像素接口,Display Pixel Interface)、DBI(顯示總線接口,Display Bus Interface)和DCS(顯示命令集,Display Command Set),以串行的方式發(fā)送像素信息或指令給外設(shè),而且從外設(shè)中讀取狀態(tài)信息或像素信息,而且在傳輸?shù)倪^程中享有自己的通信協(xié)議,包括數(shù)據(jù)包格式和糾錯(cuò)檢錯(cuò)機(jī)制。下圖所示的是MIPI-DSI接口的簡單示意圖。MIPI-DSI具備高速模式和低速模式兩種工作模式,全部數(shù)據(jù)通道都可以用于單向的高速傳輸,但只有個(gè)數(shù)據(jù)通道才可用于低速雙向傳輸,從屬端的狀態(tài)信息、像素等格式通過該數(shù)據(jù)通道返回。時(shí)鐘通道于在高速傳輸數(shù)據(jù)的過程中傳輸同步時(shí)鐘信號。此外,一個(gè)主機(jī)端可允許同時(shí)與多個(gè)從屬端進(jìn)行通信。 D-PHY的發(fā)送信號質(zhì)量測試主要應(yīng)該包含有哪些測試項(xiàng)目;信號完整性測試MIPI測試調(diào)試

信號完整性測試MIPI測試調(diào)試,MIPI測試

一般來說,比較器的失調(diào)電壓主要是由于輸入管不完全對稱引起的。當(dāng)比較器存在輸入失調(diào)時(shí),流經(jīng)DPAIR2模塊中輸人對管的電流會不一致,從而造成流入NLOAD2模塊的電流大小也不一致。此時(shí)通過改變控制字,使itrimm電流與iconst電流大小不同,在NLOAD2模塊中通過電流鏡補(bǔ)償輸入對管引起的電流差異,使得vpp和vpn端口剩下的電流一致,從而實(shí)現(xiàn)offset補(bǔ)償。校準(zhǔn)時(shí),將比較器差分輸入端連接到地,通過對五位控制字從00000到11111掃描,再從11111到00000掃描,觀察比較器的輸出,從而得到合適的控制字,實(shí)現(xiàn)offset校準(zhǔn)。經(jīng)仿真表明,該電路可實(shí)現(xiàn)+/-30mV的失調(diào)電壓校準(zhǔn)。信號完整性測試MIPI測試調(diào)試MIPI物理層一致性測試是一種用于檢測MIPI接口物理層性能是否符合規(guī)范的測試方法;

信號完整性測試MIPI測試調(diào)試,MIPI測試

2,MIPID-PHY測試項(xiàng)目

(1)DataLaneHS-TXDifferentialVoltages

(2)DataLaneHS-TXDifferentialVoltageMismatch

(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(

4)DataLaneHS-TXStaticCommon-ModeVoltages

(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)

(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz

(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz

(8)DataLaneHS-TX20%-80%RiseTime

(9)DataLaneHS-TX80%-20%FallTime

(10)DataLaneHSEntry:T_LPXValue

(11)DataLaneHSEntry:T_HS-PREPAREValue

(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue

(13)DataLaneHSExit:T_HS-TRAILValue

(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT

(15)DataLaneHSExit:T_EOTValue

(16)DataLaneHSExit:T_HS-EXITValue

(17)HSEntry:T_CLK-PREValue

(18)HSExit:T_CLK-POSTValue

(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit

(ata-to-ClockSkew(T_SKEW[TX])

(21)ClockLaneHSClockInstantaneous:UI_INSTValue

(22)ClockLaneHSClockDeltaUI:(ΔUI)Value

MIPIMobileIndustryProcessorInterface是2003年由ARM,Nokia,STTI等公司成立的一個(gè)聯(lián)盟),目的是把手機(jī)內(nèi)部的接口如攝像頭、顯示屏接口、射頻基帶接口等標(biāo)準(zhǔn)化,從而減少手機(jī)設(shè)計(jì)的復(fù)雜程度和增加設(shè)計(jì)靈活性。MIPI聯(lián)盟下面有不同的WorkGroup,分別定義了一系列的手機(jī)內(nèi)部接口標(biāo)準(zhǔn)比如攝像頭接口CSI、顯示接口DSI、射頻接口DigRF、麥克風(fēng)喇叭接口SLIMbus等。統(tǒng)一接口標(biāo)準(zhǔn)的好處是手機(jī)廠商根據(jù)需要可以從市面上靈活選擇不同的芯片和模組,更改設(shè)計(jì)和功能時(shí)更加快捷方便。。支持機(jī)器視覺的MIPI規(guī)范包括MIPIC C-PHY,D-PHY或A-PHY上的MIPI CSI-2;

信號完整性測試MIPI測試調(diào)試,MIPI測試

在四條通路之間,在以2.5 Gbps/路運(yùn)行時(shí),D-PHY 1.2信號的最大吞吐量約為10 Gbps。物理層信號有兩種模式:高速(HS)模式和低功率(LP)模式。高速[HS]模式用于快速傳送數(shù)據(jù)。在系統(tǒng)處于空閑時(shí),低功率[LP]模式用來傳送控制信息,以延長電池續(xù)航時(shí)間。HS和LP模式有不同的端接方式,系統(tǒng)應(yīng)能夠動態(tài)改變端接方式,以支持這兩種模式

HS數(shù)據(jù)的速度越高,顯示器能夠支持的分辨率越高,影像的清晰度也就越好。數(shù)據(jù)速率與分辨率之間的關(guān)系,還要看一下其他幾個(gè)參數(shù)。

●像素時(shí)鐘:決定著像素傳送的速率

●刷新速率:屏幕每秒刷新次數(shù)

●色彩深度:用來表示一個(gè)像素的顏色的位數(shù)像素時(shí)鐘的推導(dǎo)公式如下:像素時(shí)鐘=水平樣點(diǎn)數(shù)x垂直行數(shù)x刷新速率。其中水平樣點(diǎn)數(shù)和垂直行數(shù)包括水平和垂直消隱間隔。 HS模式下時(shí)鐘和數(shù)據(jù)線間的時(shí)序關(guān)系測試;信號完整性測試MIPI測試調(diào)試

MIPI-DSI接口IP設(shè)計(jì)與仿真;信號完整性測試MIPI測試調(diào)試

MIPI M-PHY的協(xié)議解碼

使用M-PHY總線的MIPI接口(如DigRFV4、LLIUniPro等)目前還是比較新的標(biāo)準(zhǔn),很多功能還在開發(fā)過程中,用戶在實(shí)際的應(yīng)用過程中除了會遇到信號質(zhì)量的問題外,還可能會遇到各種各樣協(xié)議方面的問題。如果要對相應(yīng)的協(xié)議做具體的分析和調(diào)試,需要使用的協(xié)議分析儀(如Agilent公司的DigRF協(xié)議分析儀和訓(xùn)練器),的協(xié)議分析儀可以有很深的內(nèi)存深度,可以針對相應(yīng)的協(xié)議設(shè)置多級的復(fù)雜觸發(fā),可以對不關(guān)心的數(shù)據(jù)包進(jìn)行相應(yīng)的過濾,因此很多芯片廠家會選擇的協(xié)議分析進(jìn)行協(xié)議測試。而對于很多具體的使用者來說,可能只需要簡單地了解一下總線上當(dāng)前的狀態(tài),能夠分析示波器上當(dāng)前捕獲的這段波形中傳輸?shù)氖鞘裁磾?shù)據(jù)包以及包里的具體內(nèi)容,這時(shí)候就可以考慮選擇示波器里的協(xié)議解碼功能。

例如基于示波器的N8807ADigRFV4協(xié)議解碼軟件、N8808AUniPro協(xié)議解碼軟件、N8809ALLI協(xié)議解碼軟件、N8818AUFS協(xié)議解碼軟件等。圖14.8~圖14.10是幾個(gè)在示波器里進(jìn)行M-PHY總線解碼的例子。 信號完整性測試MIPI測試調(diào)試