LANE管理層;
物理層規(guī)范了傳輸介質(zhì)、電氣特性、IO電路、和同步機(jī)制,物理層遵守MIPIAllianceStandardforD-PHY,D-PHY為MIPI各個(gè)工作組共用標(biāo)準(zhǔn);所有的CSI-2接收器和發(fā)射器必須支持連續(xù)的時(shí)鐘,可以選擇支持不連續(xù)時(shí)鐘;連續(xù)時(shí)鐘模式時(shí),數(shù)據(jù)包之間時(shí)鐘線保持HS模式,非連續(xù)時(shí)鐘模式時(shí),數(shù)據(jù)包之間時(shí)鐘線保持LP11狀態(tài)。
該組織結(jié)集了業(yè)界老牌的軟硬件廠商包括*大的手機(jī)芯片廠商TI、影音多媒體芯片領(lǐng)導(dǎo)廠商意法、全球手機(jī)巨頭諾基亞以及處理器內(nèi)核領(lǐng)導(dǎo)廠商ARM、還有手機(jī)操作系統(tǒng)鼻祖Symbian。隨著飛思卡爾、英特爾、三星和愛立信等重量級(jí)廠商的加入,MIPI也逐漸被國際標(biāo)準(zhǔn)化組織所認(rèn)可。DSI接口
時(shí)鐘線的LP信號(hào)質(zhì)量測試;青海MIPI測試測試流程
本文中的MIPI接口用于@示驅(qū)動(dòng)芯片,基于MIPI-DSI協(xié)議來設(shè)計(jì),包括一個(gè)時(shí)鐘通道和兩個(gè)數(shù)據(jù)通道。全部數(shù)據(jù)通道都可用于單向的高速傳輸,但只有條數(shù)據(jù)通道才可用于低速雙向傳輸,從屬端的狀態(tài)信息,像素等是通過該數(shù)據(jù)通道返回。時(shí)鐘通道用于在高速傳輸數(shù)據(jù)的過程中傳輸同步時(shí)鐘信號(hào)。高速接收電路是MIPI接口實(shí)現(xiàn)高傳輸速率的關(guān)鍵模塊,在本文中,時(shí)鐘通道和兩個(gè)數(shù)據(jù)通道采用相同的高速接收電路結(jié)構(gòu),單通道數(shù)據(jù)傳輸速率可達(dá)到1Gbps。。青海MIPI測試測試流程信號(hào)完整性測試:檢查MIPI信號(hào)傳輸?shù)目煽啃院头€(wěn)定性,包括檢測信號(hào)波形的噪聲、抖動(dòng)、失真等;
MIPI D-PHY的接收端容限測試
除了對(duì)于D-PHY設(shè)備的發(fā)送的信號(hào)質(zhì)量有要求以外,MIPI協(xié)會(huì)還規(guī)定了對(duì)于接收端的容限要求,D-PHY的CTS規(guī)定的接收端的測試項(xiàng)目主要包含以下幾個(gè)部分。
(1)LP信號(hào)電平和時(shí)序的判決容限(GROUP1:LP-RXVOLTAGEANDTIMINGREQUIREMENTS):其中包含了被測件對(duì)于LP信號(hào)高電平、低電平的判決閾值和容限對(duì)于脈沖寬度的判決容限測試等。(TestIDs:2.1.1,2.1.22.1.3,2.1.4,2.1.5.2.1.6,2.1.7,2.1.8)
(2)LP狀態(tài)下的指令時(shí)序判決容限(GROUP2:LP-RXBEHAVIORALREQUIREMENTS):其中包含了被測件在LP狀態(tài)下對(duì)于初始化、喚醒、Escape模式切換指令時(shí)序的判決容限測試等。(TestIDs:2.2.1,2.2.2,2.2.3,2.2.4,2.2.5,2.2.6,2.2.7,2.2.8)
MIPI聯(lián)盟,即移動(dòng)產(chǎn)業(yè)處理器接口(MobileIndustryProcessorInterface,簡稱MIPI)聯(lián)盟,是MIPI聯(lián)盟發(fā)起的為移動(dòng)應(yīng)用處理器制定的開放標(biāo)準(zhǔn)和一個(gè)規(guī)范。
主要是手機(jī)內(nèi)部的接口(攝像頭、顯示屏接口、射頻/基帶接口)等標(biāo)準(zhǔn)化,從而減少手機(jī)內(nèi)部接口的復(fù)雜程度及增加設(shè)計(jì)的靈活性。MIPI聯(lián)盟下面有不同的工作組,分別定義的一系列手機(jī)內(nèi)部接口標(biāo)準(zhǔn),比如攝像頭接口CSI、顯示器接口DSI、射頻接口DigRF、麥克風(fēng)/喇叭接口SLIMBUS等,優(yōu)點(diǎn):更低功耗,更高數(shù)據(jù)傳輸數(shù)量和更小的PCB占位空間,并且專為移動(dòng)設(shè)備進(jìn)行的優(yōu)化,因而更加適合移動(dòng)設(shè)備的使用。工作組:MIPI聯(lián)盟下的工作組,負(fù)責(zé)具體事務(wù);Camera工作組;DeviceDescriptorBlock工作組;DigRF工作組Display工作組高速同步接口工作組;接口管理框架工作組;低速多點(diǎn)鏈接工作組;NAND軟件工作組;軟件工作組;系統(tǒng)電源管理工作組;檢測與調(diào)試工作組;統(tǒng)一協(xié)議工作組; 什么是mipi一致性測試;
電路結(jié)構(gòu)
在高速模式下,主機(jī)端的差分發(fā)送模塊以差分信號(hào)驅(qū)動(dòng)互連線,高速通道上呈現(xiàn)兩種狀態(tài),differentia-0differential-1,從屬端的高速接收單元將低擺幅的差分?jǐn)?shù)據(jù)通過高速比較器轉(zhuǎn)換成邏輯電平。在串行轉(zhuǎn)并行模塊中,高速時(shí)鐘對(duì)數(shù)據(jù)進(jìn)行雙沿采樣,將高速串行數(shù)據(jù)轉(zhuǎn)換成兩路并行數(shù)據(jù),交給后續(xù)數(shù)字電路處理。高速接收單元的總體電路結(jié)構(gòu)。
輸入終端電阻由于輸入數(shù)據(jù)信號(hào)頻率高,需要進(jìn)行阻抗匹配,因此在比較器的差分輸入端dp/dn之間跨接了100歐姆終端電阻,由開關(guān)進(jìn)行控制,當(dāng)系統(tǒng)要進(jìn)行高速數(shù)據(jù)傳輸時(shí),就將該終端電阻使能。由于電阻值隨工藝角、溫度筆變化比較大,因此在終端電陽RO(50歐姆)的其礎(chǔ)上增加了一個(gè)電陽,分別由三位控制信號(hào)控制,可通過改變控制字改變電阻大小,使終端電阻值在各工藝角及溫度下均能滿足協(xié)議要求。比較器終端電阻電路結(jié)松。 數(shù)據(jù)線的HS信號(hào)質(zhì)量測試;青海MIPI測試測試流程
MIPI接口傳視頻速率;青海MIPI測試測試流程
國際移動(dòng)行業(yè)處理器(MIPI)聯(lián)盟日前正式發(fā)布了針對(duì)移動(dòng)電話的顯示器串行接口規(guī)范(DisplaySerialInterfaceSpecification,DSI)。DSI基于MIPI的高速、低功率可擴(kuò)展串行互聯(lián)的D-PHY物理層規(guī)范。
基于SLVS的物理層支持高達(dá)1Gbps的數(shù)據(jù)速率,同時(shí)產(chǎn)生極小的噪聲。基于D-PHY技術(shù),DSI增加了功能以滿足移動(dòng)設(shè)備顯示子系統(tǒng)的需要,包括低功率模式、雙向通信、16、18和24位像素的本國語言支持,并具備單一接口驅(qū)動(dòng)4塊顯示屏的能力,以及對(duì)緩沖和非緩沖面板的支持。 青海MIPI測試測試流程