通信DDR3測試

來源: 發(fā)布時間:2024-08-27

DDR信號的DC和AC特性要求之后,不知道有什么發(fā)現(xiàn)沒有?對于一般信號而言,DC和AC特性所要求(或限制)的就是信號的電平大小問題。但是在DDR中的AC特性規(guī)范中,我們可以注意一下,其Overshoot和Undershoot指向的位置,到底代表什么含義?有些讀者可能已經(jīng)發(fā)現(xiàn),是沒有辦法從這個指示當(dāng)中獲得準(zhǔn)確的電壓值的。這是因?yàn)椋贒DR中,信號的AC特性所要求的不再是具體的電壓值,而是一個電源和時間的積分值。影面積所示的大小,而申壓和時間的積分值,就是能量!因此,對于DDR信號而言,其AC特性中所要求的不再是具體的電壓幅值大小,而是能量的大小!這一點(diǎn)是不同于任何一個其他信號體制的,而且能量信號這個特性,會延續(xù)在所有的DDRx系統(tǒng)當(dāng)中,我們會在DDR2和DDR3的信號體制中,更加深刻地感覺到能量信號對于DDRx系統(tǒng)含義。當(dāng)然,除了能量的累積不能超過AC規(guī)范外,比較大的電壓值和小的電壓值一樣也不能超過極限,否則,無需能量累積,足夠高的電壓就可以一次擊穿器件。DDR3內(nèi)存的一致性測試是否需要長時間運(yùn)行?通信DDR3測試

通信DDR3測試,DDR3測試

"DDRx"是一個通用的術(shù)語,用于表示多種類型的動態(tài)隨機(jī)存取存儲器(DRAM)標(biāo)準(zhǔn),包括DDR2、DDR3和DDR4等。這里的"x"可以是任意一個數(shù)字,了不同的DDR代數(shù)。每一代的DDR標(biāo)準(zhǔn)在速度、帶寬、電氣特性等方面都有所不同,以適應(yīng)不斷增長的計(jì)算需求和技術(shù)發(fā)展。下面是一些常見的DDR標(biāo)準(zhǔn):DDR2:DDR2是第二代DDR技術(shù),相比于DDR,它具有更高的頻率和帶寬,以及更低的功耗。DDR2還引入了一些新的技術(shù)和功能,如多通道架構(gòu)和前瞻性預(yù)充電(prefetch)。DDR3:DDR3是第三代DDR技術(shù),進(jìn)一步提高了頻率和帶寬,并降低了功耗。DDR3內(nèi)存模塊具有更高的密度和容量,可以支持更多的內(nèi)存。DDR4:DDR4是第四代DDR技術(shù),具有更高的頻率和帶寬,較低的電壓和更高的密度。DDR4內(nèi)存模塊相對于之前的DDR3模塊來說,能夠提供更大的容量和更高的性能。每一代的DDR標(biāo)準(zhǔn)都會有自己的規(guī)范和時序要求,以確保DDR內(nèi)存模塊的正常工作和兼容性。DDR技術(shù)在計(jì)算機(jī)系統(tǒng)、服務(wù)器、嵌入式設(shè)備等領(lǐng)域廣泛應(yīng)用,能夠提供快速和高效的數(shù)據(jù)訪問和處理能力。通信DDR3測試如何執(zhí)行DDR3的一致性測試?

通信DDR3測試,DDR3測試

雙擊PCB模塊打開其Property窗口,切換到LayoutExtraction選項(xiàng)卡,在FileName處瀏覽選擇備好的PCB文件在ExtractionEngine下拉框里選擇PowerSL所小。SystemSI提供PowerSI和SPEED2000Generator兩種模型提取引擎。其中使用PowerSI可以提取包含信號耦合,考慮非理想電源地的S參數(shù)模型;而使用SPEED2000Generator可以提取理想電源地情況下的非耦合信號的SPICE模型。前者模型提取時間長,但模型細(xì)節(jié)完整,適合終的仿真驗(yàn)證;后者模型提取快,SPICE模型仿真收斂性好,比較適合設(shè)計(jì)前期的快速仿真迭代。

走線阻抗/耦合檢查

走線阻抗/耦合檢查流程在PowerSI和SPEED2000中都有,流程也是一樣的。本例通過 Allegro Sigrity SI 啟動 Trace Impedance/Coupling Check,自動調(diào)用 PowerSI 的流程。下面通過實(shí)例來介紹走線阻抗/耦合檢查的方法。

啟動 Allegro Sigrity SI,打開 DDR_Case_C。單擊菜單 AnalyzeTrace Impedance/Coupling Check,在彈出的 SPDLINK Xnet Selection 窗口 中單擊 OK 按鈕。整個.brd 文件將被轉(zhuǎn)換成.spd文件,并自動在PowerSI軟件界面中打開。 DDR3一致性測試期間是否會影響計(jì)算機(jī)性能?

通信DDR3測試,DDR3測試

單擊Next按鈕,出現(xiàn)Setup Trace Check Wizard窗口,確保網(wǎng)絡(luò)組的所有網(wǎng)絡(luò)都被選中, 單擊Finish按鈕。

  單擊Save File with Error Check保存文件,保存結(jié)束后,單擊Start Simulation開始仿 真。仿真完成后,仿真結(jié)果包括Workflow中Results and Report的所有內(nèi)容。如果在Setup Trace Check Parameters 的步驟 net selection 時選的是 check all signal nets 或者 check all enabled signal nets 模式,那么仿真結(jié)果只有 Net Impedance Summary 和 Net Co叩ling Summaryo

  單擊Net Impedance Summary,出現(xiàn)阻抗總結(jié)表格,包括網(wǎng)絡(luò)序號、網(wǎng)絡(luò)名稱、無參 考平面的走線數(shù)目、回流不連續(xù)的走線數(shù)目、過孔數(shù)目、比較大阻抗值、小阻抗值、主導(dǎo)阻 抗值、主導(dǎo)阻抗走線長度百分比、走線總長度、走線延時。 如何解決DDR3一致性測試期間出現(xiàn)的錯誤?通信DDR3測試

DDR3一致性測試是否適用于超頻內(nèi)存模塊?通信DDR3測試

單擊Impedance Plot (expanded),展開顯示所有網(wǎng)絡(luò)走線的阻抗彩圖。雙擊彩圖 上的任何線段,對應(yīng)的走線會以之前定義的顏色在Layout窗口中高亮顯示。

單擊Impedance Table,可以詳細(xì)查看各個網(wǎng)絡(luò)每根走線詳細(xì)的阻抗相關(guān)信息,內(nèi) 容包括走線名稱、走線長度百分比、走線阻抗、走線長度、走線距離發(fā)送端器件的距離、走 線延時,

單擊Impedance Overlay in Layout,可以直接在Layout視圖中查看走線的阻抗。在 Layer Selection窗口中單擊層名稱,可以切換到不同層查看走線阻抗視圖。 通信DDR3測試