PCIe 的物理層(Physical Layer)和數(shù)據(jù)鏈路層(Data Link Layer)根據(jù)高速串行通信的 特點(diǎn)進(jìn)行了重新設(shè)計(jì),上層的事務(wù)層(Transaction)和總線拓?fù)涠寂c早期的PCI類似,典型 的設(shè)備有根設(shè)備(Root Complex) 、終端設(shè)備(Endpoint), 以及可選的交換設(shè)備(Switch) 。早 期的PCle總線是CPU通過(guò)北橋芯片或者南橋芯片擴(kuò)展出來(lái)的,根設(shè)備在北橋芯片內(nèi)部, 目前普遍和橋片一起集成在CPU內(nèi)部,成為CPU重要的外部擴(kuò)展總線。PCIe 總線協(xié)議層的結(jié)構(gòu)以及相關(guān)規(guī)范涉及的主要內(nèi)容。PCI-e的軟件編程接口;甘肅PCI-E測(cè)試廠家現(xiàn)貨
PCIe4.0的測(cè)試項(xiàng)目PCIe相關(guān)設(shè)備的測(cè)試項(xiàng)目主要參考PCI-SIG發(fā)布的ComplianceTestGuide(一致性測(cè)試指南)。在PCIe3.0的測(cè)試指南中,規(guī)定需要進(jìn)行的測(cè)試項(xiàng)目及其目的如下(參考資料:PCIe3.0ComplianceTestGuide):·ElectricalTesting(電氣特性測(cè)試):用于檢查主板以及插卡發(fā)射機(jī)和接收機(jī)的電氣性能?!onfigurationTesting(配置測(cè)試):用于檢查PCIe設(shè)備的配置空間?!inkProtocolTesting(鏈路協(xié)議測(cè)試):用于檢查設(shè)備的鏈路層協(xié)議行為。中國(guó)澳門PCI-E測(cè)試安裝PCIe如何解決PCI體系結(jié)構(gòu)存在的問(wèn)題的呢?
(9)PCle4.0上電階段的鏈路協(xié)商過(guò)程會(huì)先協(xié)商到8Gbps,成功后再協(xié)商到16Gbps;(10)PCIe4.0中除了支持傳統(tǒng)的收發(fā)端共參考時(shí)鐘模式,還提供了收發(fā)端采用參考時(shí)鐘模式的支持。通過(guò)各種信號(hào)處理技術(shù)的結(jié)合,PCIe組織總算實(shí)現(xiàn)了在兼容現(xiàn)有的FR-4板材和接插 件的基礎(chǔ)上,每一代更新都提供比前代高一倍的有效數(shù)據(jù)傳輸速率。但同時(shí)收/發(fā)芯片會(huì)變 得更加復(fù)雜,系統(tǒng)設(shè)計(jì)的難度也更大。如何保證PCIe總線工作的可靠性和很好的兼容性, 就成為設(shè)計(jì)和測(cè)試人員面臨的嚴(yán)峻挑戰(zhàn)。
隨著數(shù)據(jù)速率的提高,在發(fā)送端對(duì)信號(hào)高頻進(jìn)行補(bǔ)償還是不夠,于是PCIe3.0及 之后的標(biāo)準(zhǔn)中又規(guī)定在接收端(RX端)還要對(duì)信號(hào)做均衡(Equalization),從而對(duì)線路的損 耗進(jìn)行進(jìn)一步的補(bǔ)償。均衡電路的實(shí)現(xiàn)難度較大,以前主要用在通信設(shè)備的背板或長(zhǎng)電纜 傳輸?shù)膱?chǎng)合,近些年也逐漸開始在計(jì)算機(jī)、消費(fèi)類電子等領(lǐng)域應(yīng)用,比如USB3.0、SATA 6G、DDR5中也均采用了均衡技術(shù)。圖4 .4分別是PCIe3 .0和4 .0標(biāo)準(zhǔn)中對(duì)CTLE均衡器 的頻響特性的要求??梢钥吹?,均衡器的強(qiáng)弱也有很多擋可選,在Link Training階段TX 和RX端會(huì)協(xié)商出一個(gè)比較好的組合(參考資料: PCI ExpressR Base Specification 4 .0)。為什么PCI-E3.0的夾具和PCI-E2.0的不一樣?
需要注意的是,每一代CBB和CLB的設(shè)計(jì)都不太一樣,特別是CBB的 變化比較大,所以測(cè)試中需要加以注意。圖4.10是支持PCIe4.0測(cè)試的夾具套件,主要包括1塊CBB4測(cè)試夾具、2塊分別支持x1/x16位寬和x4/x8位寬的CLB4測(cè)試夾具、1塊可 變ISI的測(cè)試夾具。在測(cè)試中,CBB4用于插卡的TX測(cè)試以及主板RX測(cè)試中的校準(zhǔn); CLB4用于主板TX的測(cè)試以及插卡RX測(cè)試中的校準(zhǔn);可變ISI的測(cè)試夾具是PCIe4 .0中 新增加的,無(wú)論是哪種測(cè)試,ISI板都是需要的。引入可變ISI測(cè)試夾具的原因是在PCIe4.0 的測(cè)試規(guī)范中,要求通過(guò)硬件通道的方式插入傳輸通道的影響,用于模擬實(shí)際主板或插卡上 PCB走線、過(guò)孔以及連接器造成的損耗。PCI-E 3.0及信號(hào)完整性測(cè)試方法;四川PCI-E測(cè)試DDR測(cè)試
PCIE與負(fù)載只有時(shí)鐘線和數(shù)據(jù)線,搜索的時(shí)候沒(méi)有控制管理線,怎么找到的寄存器呢?甘肅PCI-E測(cè)試廠家現(xiàn)貨
并根據(jù)不同位置處的誤碼率繪制出類似眼圖的分布圖,這個(gè)分布圖與很多誤碼儀中眼圖掃描功能的實(shí)現(xiàn)原理類似。雖然和示波器實(shí) 際測(cè)試到的眼圖從實(shí)現(xiàn)原理和精度上都有一定差異,但由于內(nèi)置在接收芯片內(nèi)部,在實(shí)際環(huán) 境下使用和調(diào)試都比較方便。PCIe4.0規(guī)范中對(duì)于Lane Margin掃描的水平步長(zhǎng)分辨率、 垂直步長(zhǎng)分辨率、樣點(diǎn)和誤碼數(shù)統(tǒng)計(jì)等都做了一些規(guī)定和要求。Synopsys公司展 示的16Gbps信號(hào)Lane Margin掃描的示例??藙诘赂咚贁?shù)字信號(hào)測(cè)試實(shí)驗(yàn)室甘肅PCI-E測(cè)試廠家現(xiàn)貨