PCIe 的物理層(Physical Layer)和數(shù)據(jù)鏈路層(Data Link Layer)根據(jù)高速串行通信的 特點(diǎn)進(jìn)行了重新設(shè)計(jì),上層的事務(wù)層(Transaction)和總線拓?fù)涠寂c早期的PCI類似,典型 的設(shè)備有根設(shè)備(Root Complex) 、終端設(shè)備(Endpoint), 以及可選的交換設(shè)備(Switch) 。早 期的PCle總線是CPU通過北橋芯片或者南橋芯片擴(kuò)展出來的,根設(shè)備在北橋芯片內(nèi)部, 目前普遍和橋片一起集成在CPU內(nèi)部,成為CPU重要的外部擴(kuò)展總線。PCIe 總線協(xié)議層的結(jié)構(gòu)以及相關(guān)規(guī)范涉及的主要內(nèi)容。PCIe如何解決PCI體系結(jié)構(gòu)存在的問題的呢?江西PC...
·項(xiàng)目2.6Add-inCardLaneMarginingat16GT/s:驗(yàn)證插卡能通過LaneMargining功能反映接收到的信號(hào)質(zhì)量,針對(duì)16Gbps速率?!ろ?xiàng)目2.7SystemBoardTransmitterSignalQuality:驗(yàn)證主板發(fā)送信號(hào)質(zhì)量,針對(duì)2.5Gbps、5Gbps、8Gbps、16Gbps速率?!ろ?xiàng)目2.8SystemBoardTransmitterPresetTest:驗(yàn)證插卡發(fā)送信號(hào)的Preset值是否正確,針對(duì)8Gbps和16Gbps速率。·項(xiàng)目2.9SystemBoardTransmitterLinkEqualizationResponseTest:...
由于每對(duì)數(shù)據(jù)線和參考時(shí)鐘都是差分的,所以主 板的測(cè)試需要同時(shí)占用4個(gè)示波器通道,也就是在進(jìn)行PCIe4.0的主板測(cè)試時(shí)示波器能夠 4個(gè)通道同時(shí)工作且達(dá)到25GHz帶寬。而對(duì)于插卡的測(cè)試來說,只需要把差分的數(shù)據(jù)通道 引入示波器進(jìn)行測(cè)試就可以了,示波器能夠2個(gè)通道同時(shí)工作并達(dá)到25GHz帶寬即可。 12展示了典型PCIe4.0的發(fā)射機(jī)信號(hào)質(zhì)量測(cè)試環(huán)境。無論是對(duì)于發(fā)射機(jī)測(cè)試,還是對(duì)于后面要介紹到的接收機(jī)容限測(cè)試來說,在PCIe4.0 的TX端和RX端的測(cè)試中,都需要用到ISI板。ISI板上的Trace線有幾十對(duì),每相鄰線對(duì) 間的插損相差0.5dB左右。由于測(cè)試中用戶使用的電纜、連接器的插損都可...
簡(jiǎn)單總結(jié)一下,PCIe4.0和PCIe3.0在物理層技術(shù)上的相同點(diǎn)和不同點(diǎn)有:(1)PCIe4.0的數(shù)據(jù)速率提高到了16Gbps,并向下兼容前代速率;(2)都采用128b/130b數(shù)據(jù)編碼方式;(3)發(fā)送端都采用3階預(yù)加重和11種Preset;(4)接收端都有CTLE和DFE的均衡;(5)PCIe3.0是1抽頭DFE,PCIe4.0是2抽頭DFE;(6)PCIe4.0接收芯片的LaneMargin功能為強(qiáng)制要求(7)PCIe4.0的鏈路長(zhǎng)度縮減到12英寸,多1個(gè)連接器,更長(zhǎng)鏈路需要Retimer;(8)為了支持應(yīng)對(duì)鏈路損耗以及不同鏈路的情況,新開發(fā)的PCle3.0芯片和全部PCIe4.0芯片都...
PCIe4.0的發(fā)射機(jī)質(zhì)量測(cè)試發(fā)射機(jī)質(zhì)量是保證鏈路能夠可靠工作的先決條件,對(duì)于PCIe的發(fā)射機(jī)質(zhì)量測(cè)試來說,主要是用寬帶示波器捕獲其發(fā)出的信號(hào)并驗(yàn)證其信號(hào)質(zhì)量滿足規(guī)范要求。按照目前規(guī)范中的要求,PCIe3.0的一致性測(cè)試需要至少12.5GHz帶寬的示波器;而對(duì)于PCIe4.0來說,由于數(shù)據(jù)速率提高到了16Gbps,所以測(cè)試需要的示波器帶寬應(yīng)為25GHz或以上。如果要進(jìn)行主板的測(cè)試,測(cè)試規(guī)范推薦Dual-Port(雙口)的測(cè)試方式,即把被測(cè)的數(shù)據(jù)通道和參考時(shí)鐘同時(shí)接入示波器,這樣在進(jìn)行抖動(dòng)分析時(shí)就可以把一部分參考時(shí)鐘中的抖動(dòng)抵消掉,對(duì)于參考時(shí)鐘Jitter的要求可以放松一些。我的被測(cè)件不是標(biāo)準(zhǔn)的...
(9)PCle4.0上電階段的鏈路協(xié)商過程會(huì)先協(xié)商到8Gbps,成功后再協(xié)商到16Gbps;(10)PCIe4.0中除了支持傳統(tǒng)的收發(fā)端共參考時(shí)鐘模式,還提供了收發(fā)端采用參考時(shí)鐘模式的支持。通過各種信號(hào)處理技術(shù)的結(jié)合,PCIe組織總算實(shí)現(xiàn)了在兼容現(xiàn)有的FR-4板材和接插 件的基礎(chǔ)上,每一代更新都提供比前代高一倍的有效數(shù)據(jù)傳輸速率。但同時(shí)收/發(fā)芯片會(huì)變 得更加復(fù)雜,系統(tǒng)設(shè)計(jì)的難度也更大。如何保證PCIe總線工作的可靠性和很好的兼容性, 就成為設(shè)計(jì)和測(cè)試人員面臨的嚴(yán)峻挑戰(zhàn)。pcie 有幾種類型,哪個(gè)速度快?信號(hào)完整性測(cè)試PCI-E測(cè)試調(diào)試當(dāng)鏈路速率不斷提升時(shí),給接收端留的信號(hào)裕量會(huì)越來越小。比...
并根據(jù)不同位置處的誤碼率繪制出類似眼圖的分布圖,這個(gè)分布圖與很多誤碼儀中眼圖掃描功能的實(shí)現(xiàn)原理類似。雖然和示波器實(shí) 際測(cè)試到的眼圖從實(shí)現(xiàn)原理和精度上都有一定差異,但由于內(nèi)置在接收芯片內(nèi)部,在實(shí)際環(huán) 境下使用和調(diào)試都比較方便。PCIe4.0規(guī)范中對(duì)于Lane Margin掃描的水平步長(zhǎng)分辨率、 垂直步長(zhǎng)分辨率、樣點(diǎn)和誤碼數(shù)統(tǒng)計(jì)等都做了一些規(guī)定和要求。Synopsys公司展 示的16Gbps信號(hào)Lane Margin掃描的示例。克勞德高速數(shù)字信號(hào)測(cè)試實(shí)驗(yàn)室被測(cè)件發(fā)不出標(biāo)準(zhǔn)的PCI-E的一致性測(cè)試碼型,為什么?北京PCI-E測(cè)試商家其中,電氣(Electrical) 、協(xié)議(Protocol) 、配...
PCIe背景概述PCIExpress(PeripheralComponentInterconnectExpress,PCle)總線是PCI總線的串行版本,廣泛應(yīng)用于顯卡、GPU、SSD卡、以太網(wǎng)卡、加速卡等與CPU的互聯(lián)。PCle的標(biāo)準(zhǔn)由PCI-SIG(PCISpecialInterestGroup)組織制定和維護(hù),目前其董事會(huì)主要成員有Intel、AMD、nVidia、DellEMC、Keysight、Synopsys、ARM、Qualcomm、VTM等公司,全球會(huì)員單位超過700家。PCI-SIG發(fā)布的規(guī)范主要有Base規(guī)范(適用于芯片和協(xié)議)、CEM規(guī)范(適用于板卡機(jī)械和電氣設(shè)計(jì))、測(cè)試...
PCIe4.0的測(cè)試夾具和測(cè)試碼型要進(jìn)行PCIe的主板或者插卡信號(hào)的一致性測(cè)試(即信號(hào)電氣質(zhì)量測(cè)試),首先需要使用PCIe協(xié)會(huì)提供的夾具把被測(cè)信號(hào)引出。PCIe的夾具由PCI-SIG定義和銷售,主要分為CBB(ComplianceBaseBoard)和CLB(ComplianceLoadBoard)。對(duì)于發(fā)送端信號(hào)質(zhì)量測(cè)試來說,CBB用于插卡的測(cè)試,CLB用于主板的測(cè)試;但是在接收容限測(cè)試中,由于需要把誤碼儀輸出的信號(hào)通過夾具連接示波器做校準(zhǔn),所以無論是主板還是插卡的測(cè)試,CBB和CLB都需要用到。PCI-E X16,PCI-E 2.0,PCI-E 3.0插口區(qū)別是什么?PCI-E測(cè)試產(chǎn)品介紹...
Cle4.0測(cè)試的CBB4和CLB4夾具無論是Preset還是信號(hào)質(zhì)量的測(cè)試,都需要被測(cè)件工作在特定速率的某些Preset下,要通過測(cè)試夾具控制被測(cè)件切換到需要的設(shè)置狀態(tài)。具體方法是:在被測(cè)件插入測(cè)試夾具并且上電以后,可以通過測(cè)試夾具上的切換開關(guān)控制DUT輸出不同速率的一致性測(cè)試碼型。在切換測(cè)試夾具上的Toggle開關(guān)時(shí),正常的PCle4.0的被測(cè)件依次會(huì)輸出2.5Gbps、5Gbps-3dB、5Gbps-6dB、8GbpsP0、8GbpsP1、8GbpsP2、8GbpsP3、8GbpsP4、8Gbps走pcie通道的M.2接口必定是支持NVME協(xié)議的嗎?PCI-E測(cè)試HDMI測(cè)試P5 、8G...
按照測(cè)試規(guī)范的要求,在發(fā)送信號(hào)質(zhì)量的測(cè)試中,只要有1個(gè)Preset值下能夠通過信 號(hào)質(zhì)量測(cè)試就算過關(guān);但是在Preset的測(cè)試中,則需要依次遍歷所有的Preset,并依次保存 波形進(jìn)行分析。對(duì)于PCIe3.0和PCIe4.0的速率來說,由于采用128b/130b編碼,其一致性測(cè)試碼型比之前8b/10b編碼下的一致性測(cè)試碼型要復(fù)雜,總共包含36個(gè)128b/130b的 編碼字。通過特殊的設(shè)計(jì), 一致性測(cè)試碼型中包含了長(zhǎng)“1”碼型、長(zhǎng)“0”碼型以及重復(fù)的“01” 碼型,通過對(duì)這些碼型的計(jì)算和處理,測(cè)試軟件可以方便地進(jìn)行預(yù)加重、眼圖、抖動(dòng)、通道損 耗的計(jì)算。 11是典型PCle3.0和PCIe...
相應(yīng)地,在CC模式下參考時(shí)鐘的 抖動(dòng)測(cè)試中,也會(huì)要求測(cè)試軟件能夠很好地模擬發(fā)送端和接收端抖動(dòng)傳遞函數(shù)的影響。而 在IR模式下,主板和插卡可以采用不同的參考時(shí)鐘,可以為一些特殊的不太方便進(jìn)行參考 時(shí)鐘傳遞的應(yīng)用場(chǎng)景(比如通過Cable連接時(shí))提供便利,但由于收發(fā)端參考時(shí)鐘不同源,所 以對(duì)于收發(fā)端的設(shè)計(jì)難度要大一些(比如Buffer深度以及時(shí)鐘頻差調(diào)整機(jī)制)。IR模式下 用戶可以根據(jù)需要在參考時(shí)鐘以及PLL的抖動(dòng)之間做一些折中和平衡,保證*終的發(fā)射機(jī) 抖動(dòng)指標(biāo)即可。圖4.9是PCIe4.0規(guī)范參考時(shí)鐘時(shí)的時(shí)鐘架構(gòu),以及不同速率下對(duì)于 芯片Refclk抖動(dòng)的要求。PCI-E硬件測(cè)試方法有那些辦法;江...
雖然在編碼方式和芯片內(nèi)部做了很多工作,但是傳輸鏈路的損耗仍然是巨大的挑戰(zhàn),特 別是當(dāng)采用比較便宜的PCB板材時(shí),就不得不適當(dāng)減少傳輸距離和鏈路上的連接器數(shù)量。 在PCIe3.0的8Gbps速率下,還有可能用比較便宜的FR4板材在大約20英寸的傳輸距離 加2個(gè)連接器實(shí)現(xiàn)可靠信號(hào)傳輸。在PCle4.0的16Gbps速率下,整個(gè)16Gbps鏈路的損耗 需要控制在-28dB @8GHz以內(nèi),其中主板上芯片封裝、PCB/過孔走線、連接器的損耗總 預(yù)算為-20dB@8GHz,而插卡上芯片封裝、PCB/過孔走線的損耗總預(yù)算為-8dB@8GHz。 整個(gè)鏈路的長(zhǎng)度需要控制在12英寸以內(nèi),并且鏈路上只能...
PCIe4.0的接收端容限測(cè)試在PCIel.0和2.0的時(shí)代,接收端測(cè)試不是必需的,通常只要保證發(fā)送端的信號(hào)質(zhì)量基本就能保證系統(tǒng)的正常工作。但是從PCle3.0開始,由于速率更高,所以接收端使用了均衡技術(shù)。由于接收端更加復(fù)雜而且其均衡的有效性會(huì)影響鏈路傳輸?shù)目煽啃?,所以接收端的容限測(cè)試變成了必測(cè)的項(xiàng)目。所謂接收容限測(cè)試,就是要驗(yàn)證接收端對(duì)于惡劣信號(hào)的容忍能力。這就涉及兩個(gè)問題,一個(gè)是惡劣信號(hào)是怎么定義的,另一個(gè)是怎么判斷被測(cè)系統(tǒng)能夠容忍這樣的惡劣信號(hào)。PCIE與負(fù)載只有時(shí)鐘線和數(shù)據(jù)線,搜索的時(shí)候沒有控制管理線,怎么找到的寄存器呢?DDR測(cè)試PCI-E測(cè)試項(xiàng)目(9)PCle4.0上電階段的鏈路協(xié)...
首先來看一下惡劣信號(hào)的定義,不是隨便一個(gè)信號(hào)就可以,且惡劣程度要有精確定義才 能保證測(cè)量的重復(fù)性。通常把用于接收端容限測(cè)試的這個(gè)惡劣信號(hào)叫作Stress Eye,即壓 力眼圖,實(shí)際上是借鑒了光通信的叫法。這個(gè)信號(hào)是用高性能的誤碼儀先產(chǎn)生一個(gè)純凈的 帶特定預(yù)加重的信號(hào),然后在這個(gè)信號(hào)上疊加精確控制的隨機(jī)抖動(dòng)(RJ)、周期抖動(dòng)(SJ)、差 模和共模噪聲以及碼間干擾(ISI)。為了確定每個(gè)成分的大小都符合規(guī)范的要求,測(cè)試之前需要先用示波器對(duì)誤碼儀輸出的信號(hào)進(jìn)行校準(zhǔn)。其中,ISI抖動(dòng)是由PCIe協(xié)會(huì)提供的測(cè)試 夾具產(chǎn)生,其夾具上會(huì)模擬典型的主板或者插卡的PCB走線對(duì)信號(hào)的影響。在PCIe3.0的 CB...
PCIe背景概述PCIExpress(PeripheralComponentInterconnectExpress,PCle)總線是PCI總線的串行版本,廣泛應(yīng)用于顯卡、GPU、SSD卡、以太網(wǎng)卡、加速卡等與CPU的互聯(lián)。PCle的標(biāo)準(zhǔn)由PCI-SIG(PCISpecialInterestGroup)組織制定和維護(hù),目前其董事會(huì)主要成員有Intel、AMD、nVidia、DellEMC、Keysight、Synopsys、ARM、Qualcomm、VTM等公司,全球會(huì)員單位超過700家。PCI-SIG發(fā)布的規(guī)范主要有Base規(guī)范(適用于芯片和協(xié)議)、CEM規(guī)范(適用于板卡機(jī)械和電氣設(shè)計(jì))、測(cè)試...
PCIe4.0的接收端容限測(cè)試在PCIel.0和2.0的時(shí)代,接收端測(cè)試不是必需的,通常只要保證發(fā)送端的信號(hào)質(zhì)量基本就能保證系統(tǒng)的正常工作。但是從PCle3.0開始,由于速率更高,所以接收端使用了均衡技術(shù)。由于接收端更加復(fù)雜而且其均衡的有效性會(huì)影響鏈路傳輸?shù)目煽啃?,所以接收端的容限測(cè)試變成了必測(cè)的項(xiàng)目。所謂接收容限測(cè)試,就是要驗(yàn)證接收端對(duì)于惡劣信號(hào)的容忍能力。這就涉及兩個(gè)問題,一個(gè)是惡劣信號(hào)是怎么定義的,另一個(gè)是怎么判斷被測(cè)系統(tǒng)能夠容忍這樣的惡劣信號(hào)。PCI-E4.0的標(biāo)準(zhǔn)什么時(shí)候推出?有什么變化?天津PCI-E測(cè)試USB測(cè)試 這個(gè)軟件以圖形化的界面指導(dǎo)用戶完 成設(shè)置、連接和測(cè)試過程,除了可...
·項(xiàng)目2.6Add-inCardLaneMarginingat16GT/s:驗(yàn)證插卡能通過LaneMargining功能反映接收到的信號(hào)質(zhì)量,針對(duì)16Gbps速率?!ろ?xiàng)目2.7SystemBoardTransmitterSignalQuality:驗(yàn)證主板發(fā)送信號(hào)質(zhì)量,針對(duì)2.5Gbps、5Gbps、8Gbps、16Gbps速率?!ろ?xiàng)目2.8SystemBoardTransmitterPresetTest:驗(yàn)證插卡發(fā)送信號(hào)的Preset值是否正確,針對(duì)8Gbps和16Gbps速率?!ろ?xiàng)目2.9SystemBoardTransmitterLinkEqualizationResponseTest:...
(9)PCle4.0上電階段的鏈路協(xié)商過程會(huì)先協(xié)商到8Gbps,成功后再協(xié)商到16Gbps;(10)PCIe4.0中除了支持傳統(tǒng)的收發(fā)端共參考時(shí)鐘模式,還提供了收發(fā)端采用參考時(shí)鐘模式的支持。通過各種信號(hào)處理技術(shù)的結(jié)合,PCIe組織總算實(shí)現(xiàn)了在兼容現(xiàn)有的FR-4板材和接插 件的基礎(chǔ)上,每一代更新都提供比前代高一倍的有效數(shù)據(jù)傳輸速率。但同時(shí)收/發(fā)芯片會(huì)變 得更加復(fù)雜,系統(tǒng)設(shè)計(jì)的難度也更大。如何保證PCIe總線工作的可靠性和很好的兼容性, 就成為設(shè)計(jì)和測(cè)試人員面臨的嚴(yán)峻挑戰(zhàn)。PCIE3.0和PCIE4.0應(yīng)該如何選擇??jī)?nèi)蒙古PCI-E測(cè)試市場(chǎng)價(jià)當(dāng)鏈路速率不斷提升時(shí),給接收端留的信號(hào)裕量會(huì)越來越小...
隨著數(shù)據(jù)速率的提高,在發(fā)送端對(duì)信號(hào)高頻進(jìn)行補(bǔ)償還是不夠,于是PCIe3.0及 之后的標(biāo)準(zhǔn)中又規(guī)定在接收端(RX端)還要對(duì)信號(hào)做均衡(Equalization),從而對(duì)線路的損 耗進(jìn)行進(jìn)一步的補(bǔ)償。均衡電路的實(shí)現(xiàn)難度較大,以前主要用在通信設(shè)備的背板或長(zhǎng)電纜 傳輸?shù)膱?chǎng)合,近些年也逐漸開始在計(jì)算機(jī)、消費(fèi)類電子等領(lǐng)域應(yīng)用,比如USB3.0、SATA 6G、DDR5中也均采用了均衡技術(shù)。圖4 .4分別是PCIe3 .0和4 .0標(biāo)準(zhǔn)中對(duì)CTLE均衡器 的頻響特性的要求??梢钥吹?,均衡器的強(qiáng)弱也有很多擋可選,在Link Training階段TX 和RX端會(huì)協(xié)商出一個(gè)比較好的組合(參考資料: PCI Exp...
在之前的PCIe規(guī)范中,都是假定PCIe芯片需要外部提供一個(gè)參考時(shí)鐘(RefClk),在這 種芯片的測(cè)試中也是需要使用一個(gè)低抖動(dòng)的時(shí)鐘源給被測(cè)件提供參考時(shí)鐘,并且只需要對(duì) 數(shù)據(jù)線進(jìn)行測(cè)試。而在PCIe4.0的規(guī)范中,新增了允許芯片使用內(nèi)部提供的RefClk(被稱 為Embeded RefClk)模式,這種情況下被測(cè)芯片有自己內(nèi)部生成的參考時(shí)鐘,但參考時(shí)鐘的 質(zhì)量不一定非常好,測(cè)試時(shí)需要把參考時(shí)鐘也引出,采用類似于主板測(cè)試中的Dual-port測(cè) 試方法。如果被測(cè)芯片使用內(nèi)嵌參考時(shí)鐘且參考時(shí)鐘也無法引出,則意味著被測(cè)件工作在 SRIS(Separate Refclk Independent SS...
測(cè)試類型8Gbps速率16Gbps速率插卡RX測(cè)試眼寬:41.25ps+0/—2ps眼寬:18.75ps+0.5/-0.5ps眼高:46mV+0/-5mV眼高:15mV+1.5/-1.5mV主板RX測(cè)試眼寬:45ps+0/-2ps眼寬:18.75ps+0.5/-0.5ps眼高:50mV+0/-5mV眼高:15mV+1.5/-1.5mV 校準(zhǔn)時(shí),信號(hào)的參數(shù)分析和調(diào)整需要反復(fù)進(jìn)行,人工操作非常耗時(shí)耗力。為了解決這個(gè) 問題,接收端容限測(cè)試時(shí)也會(huì)使用自動(dòng)測(cè)試軟件,這個(gè)軟件可以提供設(shè)置和連接向?qū)?、控?誤碼儀和示波器完成自動(dòng)校準(zhǔn)、發(fā)出訓(xùn)練碼型把被測(cè)件設(shè)置成環(huán)回狀態(tài),并自動(dòng)進(jìn)行環(huán)回?cái)?shù) 據(jù)的誤碼率統(tǒng)計(jì)。圖4...
按照測(cè)試規(guī)范的要求,在發(fā)送信號(hào)質(zhì)量的測(cè)試中,只要有1個(gè)Preset值下能夠通過信 號(hào)質(zhì)量測(cè)試就算過關(guān);但是在Preset的測(cè)試中,則需要依次遍歷所有的Preset,并依次保存 波形進(jìn)行分析。對(duì)于PCIe3.0和PCIe4.0的速率來說,由于采用128b/130b編碼,其一致性測(cè)試碼型比之前8b/10b編碼下的一致性測(cè)試碼型要復(fù)雜,總共包含36個(gè)128b/130b的 編碼字。通過特殊的設(shè)計(jì), 一致性測(cè)試碼型中包含了長(zhǎng)“1”碼型、長(zhǎng)“0”碼型以及重復(fù)的“01” 碼型,通過對(duì)這些碼型的計(jì)算和處理,測(cè)試軟件可以方便地進(jìn)行預(yù)加重、眼圖、抖動(dòng)、通道損 耗的計(jì)算。 11是典型PCle3.0和PCIe...
在物理層方面,PCIe總線采用多對(duì)高速串行的差分信號(hào)進(jìn)行雙向高速傳輸,每對(duì)差分 線上的信號(hào)速率可以是第1代的2 . 5Gbps、第2代的5Gbps、第3代的8Gbps、第4代的 16Gbps、第5代的32Gbps,其典型連接方式有金手指連接、背板連接、芯片直接互連以及電 纜連接等。根據(jù)不同的總線帶寬需求,其常用的連接位寬可以選擇x1、x4、x8、x16等。如 果采用×16連接以及第5代的32Gbps速率,理論上可以支持約128GBps的雙向總線帶寬。 另外,2019年P(guān)CI-SIG宣布采用PAM-4技術(shù),單Lane數(shù)據(jù)速率達(dá)到64Gbps的第6代標(biāo) 準(zhǔn)規(guī)范也在討論過程中。列出了PCI...
這么多的組合是不可能完全通過人工設(shè)置和調(diào)整 的,必須有一定的機(jī)制能夠根據(jù)實(shí)際鏈路的損耗、串?dāng)_、反射差異以及溫度和環(huán)境變化進(jìn)行 自動(dòng)的參數(shù)設(shè)置和調(diào)整,這就是鏈路均衡的動(dòng)態(tài)協(xié)商。動(dòng)態(tài)的鏈路協(xié)商在PCIe3.0規(guī)范中 就有定義,但早期的芯片并沒有普遍采用;在PCIe4.0規(guī)范中,這個(gè)要求是強(qiáng)制的,而且很 多測(cè)試項(xiàng)目直接與鏈路協(xié)商功能相關(guān),如果支持不好則無法通過一致性測(cè)試。圖4.7是 PCIe的鏈路狀態(tài)機(jī),從設(shè)備上電開始,需要經(jīng)過一系列過程才能進(jìn)入L0的正常工作狀態(tài)。 其中在Configuration階段會(huì)進(jìn)行簡(jiǎn)單的速率和位寬協(xié)商,而在Recovery階段則會(huì)進(jìn)行更 加復(fù)雜的發(fā)送端預(yù)加重和...
隨著數(shù)據(jù)速率的提高,在發(fā)送端對(duì)信號(hào)高頻進(jìn)行補(bǔ)償還是不夠,于是PCIe3.0及 之后的標(biāo)準(zhǔn)中又規(guī)定在接收端(RX端)還要對(duì)信號(hào)做均衡(Equalization),從而對(duì)線路的損 耗進(jìn)行進(jìn)一步的補(bǔ)償。均衡電路的實(shí)現(xiàn)難度較大,以前主要用在通信設(shè)備的背板或長(zhǎng)電纜 傳輸?shù)膱?chǎng)合,近些年也逐漸開始在計(jì)算機(jī)、消費(fèi)類電子等領(lǐng)域應(yīng)用,比如USB3.0、SATA 6G、DDR5中也均采用了均衡技術(shù)。圖4 .4分別是PCIe3 .0和4 .0標(biāo)準(zhǔn)中對(duì)CTLE均衡器 的頻響特性的要求??梢钥吹?,均衡器的強(qiáng)弱也有很多擋可選,在Link Training階段TX 和RX端會(huì)協(xié)商出一個(gè)比較好的組合(參考資料: PCI Exp...
這么多的組合是不可能完全通過人工設(shè)置和調(diào)整 的,必須有一定的機(jī)制能夠根據(jù)實(shí)際鏈路的損耗、串?dāng)_、反射差異以及溫度和環(huán)境變化進(jìn)行 自動(dòng)的參數(shù)設(shè)置和調(diào)整,這就是鏈路均衡的動(dòng)態(tài)協(xié)商。動(dòng)態(tài)的鏈路協(xié)商在PCIe3.0規(guī)范中 就有定義,但早期的芯片并沒有普遍采用;在PCIe4.0規(guī)范中,這個(gè)要求是強(qiáng)制的,而且很 多測(cè)試項(xiàng)目直接與鏈路協(xié)商功能相關(guān),如果支持不好則無法通過一致性測(cè)試。圖4.7是 PCIe的鏈路狀態(tài)機(jī),從設(shè)備上電開始,需要經(jīng)過一系列過程才能進(jìn)入L0的正常工作狀態(tài)。 其中在Configuration階段會(huì)進(jìn)行簡(jiǎn)單的速率和位寬協(xié)商,而在Recovery階段則會(huì)進(jìn)行更 加復(fù)雜的發(fā)送端預(yù)加重和...
對(duì)于PCIe來說,由于長(zhǎng)鏈路時(shí)的損耗很大,因此接收端的裕量很小。為了掌握實(shí)際工 作環(huán)境下芯片內(nèi)部實(shí)際接收到的信號(hào)質(zhì)量,在PCIe3.0時(shí)代,有些芯片廠商會(huì)用自己內(nèi)置 的工具來掃描接收到的信號(hào)質(zhì)量,但這個(gè)功能不是強(qiáng)制的。到了PCIe4.0標(biāo)準(zhǔn)中,規(guī)范把 接收端的信號(hào)質(zhì)量掃描功能作為強(qiáng)制要求,正式名稱是Lane Margin(鏈路裕量)功能。 簡(jiǎn)單的Lane Margin功能的實(shí)現(xiàn)是在芯片內(nèi)部進(jìn)行二維的誤碼率掃描,即通過調(diào)整水平方 向的采樣點(diǎn)時(shí)刻以及垂直方向的信號(hào)判決閾值,pcie3.0和pcie4.0物理層的區(qū)別在哪里?山西PCI-E測(cè)試推薦貨源Cle4.0測(cè)試的CBB4和CLB4夾具無論是Pr...
這么多的組合是不可能完全通過人工設(shè)置和調(diào)整 的,必須有一定的機(jī)制能夠根據(jù)實(shí)際鏈路的損耗、串?dāng)_、反射差異以及溫度和環(huán)境變化進(jìn)行 自動(dòng)的參數(shù)設(shè)置和調(diào)整,這就是鏈路均衡的動(dòng)態(tài)協(xié)商。動(dòng)態(tài)的鏈路協(xié)商在PCIe3.0規(guī)范中 就有定義,但早期的芯片并沒有普遍采用;在PCIe4.0規(guī)范中,這個(gè)要求是強(qiáng)制的,而且很 多測(cè)試項(xiàng)目直接與鏈路協(xié)商功能相關(guān),如果支持不好則無法通過一致性測(cè)試。圖4.7是 PCIe的鏈路狀態(tài)機(jī),從設(shè)備上電開始,需要經(jīng)過一系列過程才能進(jìn)入L0的正常工作狀態(tài)。 其中在Configuration階段會(huì)進(jìn)行簡(jiǎn)單的速率和位寬協(xié)商,而在Recovery階段則會(huì)進(jìn)行更 加復(fù)雜的發(fā)送端預(yù)加重和...
PCIe4.0的測(cè)試項(xiàng)目PCIe相關(guān)設(shè)備的測(cè)試項(xiàng)目主要參考PCI-SIG發(fā)布的ComplianceTestGuide(一致性測(cè)試指南)。在PCIe3.0的測(cè)試指南中,規(guī)定需要進(jìn)行的測(cè)試項(xiàng)目及其目的如下(參考資料:PCIe3.0ComplianceTestGuide):·ElectricalTesting(電氣特性測(cè)試):用于檢查主板以及插卡發(fā)射機(jī)和接收機(jī)的電氣性能?!onfigurationTesting(配置測(cè)試):用于檢查PCIe設(shè)備的配置空間?!inkProtocolTesting(鏈路協(xié)議測(cè)試):用于檢查設(shè)備的鏈路層協(xié)議行為。PCI-E 3.0測(cè)試接收端的變化;中國(guó)香港PCI-E測(cè)...